CPL - Chalmers Publication Library
| Utbildning | Forskning | Styrkeområden | Om Chalmers | In English In English Ej inloggad.

FlexSoC: Combining Flexibility and Efficiency in SoC Designs

John Hughes (Institutionen för datavetenskap) ; Kjell Jeppson (Institutionen för mikroteknologi och nanovetenskap, Fasta tillståndets elektronik) ; Per Larsson-Edefors (Institutionen för datorteknik, Integrerade elektroniksystem) ; Mary Sheeran (Institutionen för datavetenskap, Formella metoder) ; Per Stenström (Institutionen för datorteknik, Datorarkitektur) ; Lars Svensson (Institutionen för datorteknik, Integrerade elektroniksystem)
Proceedings of 21st Norchip Conference Vol. Riga, Latvia (2003), p. 52-55.
[Konferensbidrag, refereegranskat]

The FlexSoC project aims at developing a design framework that makes it possible to combine the computational speed and energy-efficiency of specialized hardware accelerators with the flexibility of programmable processors. FlexSoC approaches this problem by defining a uniform programming interface across the heterogeneous structure of processing resources. This paper justifies our approach and also discusses the central research issues we will focus on in the areas of VLSI design, computer architecture, and programming and verification.

Denna post skapades 2008-02-05. Senast ändrad 2017-09-14.
CPL Pubid: 68015


Institutioner (Chalmers)

Institutionen för datavetenskap (2002-2004)
Institutionen för mikroteknologi och nanovetenskap, Fasta tillståndets elektronik (2003-2006)
Institutionen för datorteknik, Integrerade elektroniksystem (2002-2004)
Institutionen för datavetenskap, Formella metoder (2002-2004)
Institutionen för datorteknik, Datorarkitektur (2002-2004)


Elektroteknik och elektronik

Chalmers infrastruktur