CPL - Chalmers Publication Library
| Utbildning | Forskning | Styrkeområden | Om Chalmers | In English In English Ej inloggad.

Development of the high performance DSP architecture for the RSFQ interference canceller

Anna Kidiyarova-Shevchenko (Institutionen för mikroteknologi och nanovetenskap) ; Konstantin Platov (Institutionen för mikroteknologi och nanovetenskap, Kvantkomponentfysik) ; Hongxia Zhao (Institutionen för signaler och system, Kommunikationssystem) ; Elena Tolkacheva (Institutionen för mikroteknologi och nanovetenskap, Kvantkomponentfysik) ; Irina Kataeva (Institutionen för mikroteknologi och nanovetenskap)
Proceedings of the Sixth European Conference on Applied Superconductivity; Sorrento; Italy; 14 September 2003 through 18 September 2003 (09513248). Vol. 181 (2004), p. 187-194.
[Konferensbidrag, refereegranskat]

A new architecture and a new design method have been developed for the implementation of an RSFQ Successive Interference Canceller. The architecture is based on the complete pipe-lining of the operations with dynamic on-chip memory and bit-parallel processing. The design method is based on the fixed RSFQ schematic library having such an important features like arbitrary connectivity within a library and stable timing parameters. The hardware complexity is evaluated for the case of the 48 simultaneously operated channels in fading multipath environment transmitting at rate 300 Kb/s.

Denna post skapades 2008-01-17. Senast ändrad 2016-05-24.
CPL Pubid: 67368


Institutioner (Chalmers)

Institutionen för mikroteknologi och nanovetenskap
Institutionen för mikroteknologi och nanovetenskap, Kvantkomponentfysik
Institutionen för signaler och system, Kommunikationssystem (1900-2017)


Elektroteknik och elektronik

Chalmers infrastruktur