CPL - Chalmers Publication Library
| Utbildning | Forskning | Styrkeområden | Om Chalmers | In English In English Ej inloggad.

Evaluating Branch Predictor Configurations for a MIPS-like Pipeline

Fredrik Brosser (Institutionen för data- och informationsteknik (Chalmers)) ; Karthik Manchanahalli Rajendra Prasad (Institutionen för data- och informationsteknik (Chalmers)) ; Alen Bardizbanyan (Institutionen för data- och informationsteknik, Datorteknik (Chalmers)) ; Per Larsson-Edefors (Institutionen för data- och informationsteknik, Datorteknik (Chalmers))
Swedish System-on-Chip Conference (2014)
[Konferensbidrag, övrigt]

In this report, we investigate the implementation and efficiency of different types of branch predictors. A configurable VHDL model of a branch predictor unit, composed of a branch direction predictor and a branch target buffer, has been implemented. In order to make informed hardware decisions, different branch predictor configurations are simulated using the open source SimpleScalar simulator and the MiBench benchmark suite. The target architecture is a 7-stage 32-bit MIPS-based pipeline with two instruction fetch stages.

Den här publikationen ingår i följande styrkeområden:

Läs mer om Chalmers styrkeområden  

Denna post skapades 2016-07-11. Senast ändrad 2016-09-14.
CPL Pubid: 239265